抑制静电放电干扰必须从两个方面着手:避免产生静电;切断静电放电电流途径。静电放电模拟器厂家下面介绍几种抑制静电放电干扰的措施:
(1)CMOS器件的防静电方法。其一是输入引脚不能浮空。如果输入引脚浮空,在输入引脚上很容易积累电荷。尽管CMOS器件的输入端都有保护电路,静电感应一般不会损坏器件,但很容易使输入引脚电位处于0—1V间的过渡区域。这时反相器上、下两个场效应管均会导通,使电路功耗大大增加。其二是设法降低输入电阻,可以将输入引脚与电源之间或与地之间接入一个负载电阻(1—10kO),为静电电荷提供泄流通路。其三是当用CMOS器件与长传输线连接时,应通过一个们rL缓冲门电路之后再与长传输线相连。
(2)环境湿度以维持在45%—65%为宜。因为静电的生成与湿度有密切关系,环境越是干燥,越容易产生静电。
(3)机房地板应使用绝缘性能差的材料,如尽量铺设有导电性的塑料地板。
(4)检验设备时建议在操作台上放置接地的金属极,以使操作人员身上的静电立刻入地。
(5)操作人员工作时,不可穿容易带静电的化纤衣服和鞋帽等。
(6)操作人员在工作时本身应有接地措施,如手腕上系戴金属接地的链阂等。
(7)焊接元器件时,务必使用烙铁头接地的电烙铁。其他设备、测试仪器及工具也应有良好接地措施。
(8)搬运、储存及装配作业过程中,应注意使CMOS器件的各个引脚保持相同电位,如用铝箔包装,或者放于有良好导电性的包装袋或盒子中。
(9)若难以营造不易产生静电的环境,则应从提高电子设备表面的绝缘能力着手。
电话
微信